Cocotb: Как проверить взаимодействие между двумя модулями VerilogPython

Программы на Python
Ответить Пред. темаСлед. тема
Anonymous
 Cocotb: Как проверить взаимодействие между двумя модулями Verilog

Сообщение Anonymous »

Какой хороший способ проверить взаимодействие между двумя (или более) модулями с использованием кокотка?// stream data to a receiver
module TX (
input clk_i, rst_i,
output data_o
);
< /code>
и < /p>
// receive data from a transmitter and synchronize to the data stream
module RX (
input clk_i, rst_i, data_i,
output sync_o
);
< /code>
Я знаю, как проверить это, используя Verilog Testbench, который создает и соединяет TX и RX. Но как можно было бы сделать это в Cocotb?
Сначала вы бы сначала создали модуль более высокого уровня, TX_RX_TB.V, который создает TX и RX, а затем становится вашим DUT?module TX_RX_tb(
input clk_i, rst_i,
output sync_o
);

wire data;

TX TX_inst(.clk_i(clk_i), .rst_i(rst_i), .data_o(data));
RX RX_inst(.clk_i(clk_i), .rst_i(rst_i), .data_i(data), .sync_o(sync_o));


Подробнее здесь: https://stackoverflow.com/questions/794 ... og-modules
Реклама
Ответить Пред. темаСлед. тема

Быстрый ответ

Изменение регистра текста: 
Смайлики
:) :( :oops: :roll: :wink: :muza: :clever: :sorry: :angel: :read: *x)
Ещё смайлики…
   
К этому ответу прикреплено по крайней мере одно вложение.

Если вы не хотите добавлять вложения, оставьте поля пустыми.

Максимально разрешённый размер вложения: 15 МБ.

  • Похожие темы
    Ответы
    Просмотры
    Последнее сообщение

Вернуться в «Python»